Diskussion:PRISM (Prozessorarchitektur)

aus Wikipedia, der freien Enzyklopädie
Dies ist die aktuelle Version dieser Seite, zuletzt bearbeitet am 15. August 2016 um 10:07 Uhr durch imported>GiftBot(633938) (Bot: entferne veraltete Botmeldung).
(Unterschied) ← Nächstältere Version | Aktuelle Version (Unterschied) | Nächstjüngere Version → (Unterschied)

Renesas SHx

Sollte man die RISC Prozessoren von Renesas (SH2 .. SH4) auch dazu zählen? Der Chipsatz führt je Takt zwei Befehle gleichzeitig aus. Einige Befehle / Kombinationen von zwei Befehlen müssen synchronisiert werden, wobei der zweite Befehl dann ausgelassen wird.

Z.B. kann man im ersten Befehl an eine andere Adresse springen, und im nächsten Befehl noch einen Zeiger incrementieren. Beides wird gleichzeitig ausgeführt.

Ein anderer wesentlicher Grund zum Einsatz ist die sehr gute Isolation. SH Prozessoren waren die ersten weltweit die weniger als 1 W für 1 Gips Rechenleistung benötigen. Aktive und passive Kühlung mit Kühlkörpern ist meist gar nicht nötig. --212.34.162.92 21:39, 14. Jun. 2013 (CEST)